-
1.1 Verilog与数字逻辑、FPGA内部结构、初识BRAM——神经网络加速器与SOC芯片设计(一)
查看详情 -
1.2 双端口RAM时序、利用双端口RAM的模块设计——神经网络加速器与SOC芯片设计(二)
查看详情 -
1.3 由SRAM到DRAM——神经网络加速器与SOC芯片设计(三)
查看详情 -
1.4 AXI4-lite协议解读,IP封装与总线挂载——神经网络加速器与SOC芯片设计(四)
查看详情 -
1.5 上板实验、AXI-lite从设备与波形抓取、搭建仿真环境——神经网络加速器与SOC芯片设计(五)
查看详情 -
1.6 AXI-lite协议细讲、寄存器访问的通路设计与GPIO——神经网络加速器与SOC芯片设计(六)
查看详情 -
1.7 RS485协议与基于FIFO收发的数据通路设计——神经网络加速器与SOC芯片设计(七)
查看详情 -
1.8 AXI4-HP总线(二)——神经网络加速器与SOC芯片设计(八)
查看详情